Macam-Macam Flip-Flop

  Macam-macam Flip-Flop

Flip-Flop adalah rangkaian digital yang digunakan untuk menyimpan satu bit secara semi permanen sampai ada suatu perintah untuk menghapus atau mengganti isi dari bit yang disimpan. Prinsip dasar dari flip-flop adalah suatu komponen elektronika dasar seperti transistor, resistor, dan dioda yang dirangkai menjadi suatu gerbang logika yang dapat bekerja secara sekuensial. Flip-Flop merupakan rangkaian logika yang memiliki output Q1 dan Q2 yang selalu berlawanan kondisinya.

Ada dua jenis Flip-Flop yaitu Astabil Flip-Flop dan Bistabil Flip-Flop. Pada Bistabil Flip-Flop memiliki jenis – jenis antara lain :

1.     RS Flip-Flop

2.     RS Clocked Flip-Flop

3.     D Flip-Flop

4.     JK Flip-Flop

Untuk memahami lebih jelas mengenai Flip-flop, maka dapat dilihat pada materi berikut ini:


A. Astabil Flip - Flop

    Astabil Flip-Flop merupakan Flip-Flop yang secara langsung outputnya bergantian berubah saat catu daya diberikan kepadanya. 



Syarat pada Astabil Flip – Flop, yaitu :

1.     R1 = R2 2,2 k

2.     C1` = C2 , bebas

Frekuensi outputnya = 1/1,414 x R x C

Dengan C = 1/1,414 x R

Astabil Flip-Flop berfungsi sebagai sumber lock pada rangkaian logika. Untuk memahami Astabil Flip-Flop dapat dilihat pada rangkaian pengujian berikut. 



























                                      
Rangkaian Pengujian

  • Alat / Bahan : * Papan Bread Board

                               * IC SN 7404
                               * Capasitor
                               * Resistor
                               * Dioda LED
                               * Kabel
                               * Baterai

  • Gambar Rangkaian :


 

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEixmGB365WzLqny9BhxNr7Qi-UuVcYHFSxaPKwJIaaayWUl3X84e6PDm5l8IVf5I2GjFxiw6SGaUsVoE_s83oMj9RjV5Q8CWJQRvvpAigMrzh-XgqYTzKwGMosPtN_uOwIRKviAWpSIo4k/s400/Picture1.png

B. Bistabil Flip – Flop

     Merupakan Flip –Flop yang outputnya akan tetap selama tidak dilakukan perubahan. Berikut macam-macam Bistabil Flip-Flop :


1) RS Flip-Flop
      a. Teori Singkat :

Suatu RS Flip-Flop mempunyai dua kedudukan stabil. Dalam keadaan tidak bekerja informasi input pada RS Flip-Flop tipe in adalah R = 0, S = 0. Flip-flop bereaksi dengan cepat apabila informasi pada salah satu inputnya berubah. Suatu pulsa set (S = 1) membuat Flip-Flop dalam keadaan Set yaitu Q = 1, sedangkan pulsa Reset (R = 1) membuat Flip-Flop Reset misalnya Q' = 1. Penggabungan input tidak boleh dilakukan karena akan menghasilkan kedudukan yang tidak tentu. Gerbang yang dipakai adalah Gerbang NAND. Flip-flop RS atau SR (Set-Reset) merupakan dasar dari flip-flop jenis lain.

Flip-flop ini mempunyai 2 masukan : satu disebut S (SET) yang dipakai untuk

menyetel (membuat keluaran flip-flop berkeadaan 1) dan yang lain disebut R (RESET) yang dipakai untuk me-reset (membuat keluaran berkeadaan 0).

Simbol : 

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEi8V1aSODtC4-RVxMphkydsHX1UVyRx0bctg53J1SRwCdHw1RxuIx7vJ-Nox3AZXQSQD5dMMT7W1E0bz0kpHOHQ4Q88xjlHImFpXbB34Utps31xBKdscRho-07OY1Pe0BFDfpJbp8KThzU/s200/Picture2.png

     b. Rangkaian Pengujian

  • Alat / Bahan : * Papan Bread Board

                               * IC SN 7402
                               * Capasitor
                               * Resistor
                               * Dioda LED
                               * Kabel
                               * Baterai

  • Gambar Rangkaian :

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEjoz9SXgM4pXkJ5SH86GXXjlwgDheamp4WBjPw1jEEk4eY6BZH8KuRKiaNvavtfsY1WK_zgkxVSkXsWbmyx5DcNe7MJySz2dsQVH8tCT_XxiL0wqYa5WF1BSp1qtrgWUgP_6djw6lZUbTk/s320/Picture3.png

     c. Hasil Pengujian



In
Out
Keterangan
R
S
Q
Q'
0  
1  
Dilarang 
0  
1  
0  
1  
OK 
1  
0  
1  
0  
OK 
1  
1  
-  
-  
Tidak diketahui 













             d. Kesimpulan
1.     Jika harga R = 0 dan S = 0 maka Outputnya Q = 1 dan Q'= 1, hasil tersebut dilarang.

2.     Jika harga R = 0 dan S = 1 maka Outputnya Q = 0 dan Bukan Q' = 1, hasil tersebut OK.

3.     Jika harga R = 1 dan S = 0 maka Outputnya Q = 1 dan Bukan Q' = 0, hasil tersebut OK.

4.     Jika harga R = 1 dan S = 1, hasil yang diperoleh tidak diketahui.

"Apabila hasil Outputnya berlainan, maka RS Flip-Flop dapat dipakai, dan jika kedua Outputnya sama, maka hasilnya dilarang dan tidak diketahui".



2) RS Clocked Flip – Flop

       a. Teori Singkat

Bekerjanya sebuah clocked RS Flip-Flop sama caranya seperti RS Flip-Flop pada rangkaian pertama, kecuali bahwa Flip – Flop ini aktif hanya selama CP = 1.

R-S-C Flip-Flop bersifat output akan berubah jika R dan S diubah dan diubah oleh Clock.

Simbol :

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEhSI1YiMO3QrEUNCHJReGaSY3l7kya06auo22Jhay0Hms5pyYWB6yPzMXGwfSI1O4sBFuQ0mfr97d61IzmrVVaEe90TVcYvH_XEyzYEx14w40jy1i9m7FHv50NHFsI0kd9XVe8byCUsL8U/s200/Picture4.png

      b. Rangkaian Pengujian

  • Alat / Bahan : * Papan Bread Board

         * IC SN 7400

         * Capasitor

         * Resistor

         * Dioda LED

         * Kabel

         * Baterai





  • Gambar Rangkaian


 

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEgIe_n0OZZYzetOL5FEm83pR7VjnVA9CtIvhKb2Xq13Vx6huHj72Ey7GYJoGKUKvDSUzdayJ45rhtT6TqmIr8YvDloshyJsXV6pa2AeKMXuuL9KAoG5bFKRG3w5S2cDarkx7G95Ih1Bd3o/s400/Picture5.png

     c. Hasil Pengujian

In
Out
Keterangan
C
S
R
Q
Q'
0 ke 1
0  
0  
-  
-  
Tdk terdefenisi  
0 ke 1
1  
0
1  
0  
OK  
0 ke 1
0  
1  
0  
1  
OK  
0 ke 1
1  
1  
1  
1  
Dilarang  

     d. Kesimpulan

1.     Jika S = 0, R = 0 maka Outputnya tidak terdefenisi

2.     Jika S = 1, R = 0 maka Q = 1, Q' = 0, hasilnya OK.

3.     Jika S = 0, R = 1 maka Q = 0, Q' = 1, hasilnya OK.

4.     Jika S = 1, R = 1 maka Q = 1, Q' = 1, hasilnya Dilarang.

" Jika output keduanya berlainan, maka hasilnya OK, dan jika sama maka hasilnya tidak terdefenisi dan dilarang".

3) D Flip – Flop

     a. Teori Singkat

Pada dasarnya D Flip-Flop dapat dilihat sebagai RS Flip-flop dengan satu input yang dihubungkan dengan yang lain melalui sebuah Inverter. Sebuah masalah yang terjadi pada Flip-flop RS adalah saat keadaan R = 1, S = 1 harus dihindarkan. Satu cara untuk mengatasinya adalah dengan mengizinkan hanya sebuah input saja. FF-D mampu mengatasi masalah tersebut. Sifat Flip-Flop ini adalah Output sama dengan input D Ketika Clock Dirubah.
   

Simbol :

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEjPi7XYiLlXmAVV7FJ5909MPrHzh4tT-u0qKuxUmHjzZZMwBORKMVGChDW5uDzpmF3w0-TAlgtInsvV_RxXgSo1liU0IDE3pGLwBPrmYnM8zfjJjTKqgfoYQ5z6z3vWJ8PjO_ELYeBfeEs/s200/Picture6.png

     b. Rangkaian Pengujian

  • Alat / Bahan :     * Papan Bread Board

 * IC SN 7474

 * Capasitor

 * Resistor

 * Dioda LED

 * Kabel

 * Baterai

  • Gambar Rangkaian :

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEjw9kGZmo3bnrvlA2FyIi2WHGlbYwnhZW7T8XTFmRAcpW20-g82jyeni-Qdt_s11KgnuZAjLlNhr5ZRbKQozN4jo2Zsyc6Abx2BXyMMPn933M5IwOOrcBh72J-x90b4a1LoA9zFBmrwxTs/s320/Picture7.png

Dari gambar rangkaian gerbang FF_D di atas, maka simbol logika FF-D yang dirangkai dari FF_RS menjadi :

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEgfmHgBNl-LinQ9kekLH-N3R-3OysCXZ6c_zdH-FjO0jsEnATlI3OiFT3eLOBEZNjVdTPWhzkc0bLJi5pvPTo9nDwK8gTqhtEV6mEsUmQdiJ_88403iaG-E463aUgSWE8RA6NlQAqShTl0/s200/Picture8.png

Gambar Rangkaian IC :



https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEjSkcmlUqULPmbjS1XbUqPgNas0qdaerNBP5wRIdQvpsOXM8qDq5rvq4V62M2hgjy8B-60YYPiUAi2LOqbmNxnEPK1Kh7HNomSbgbWgJjvhxL09USdbAADYOBlE9GcGyF9T-8nxJ6LBRWk/s400/Picture9.png

       c. Hasil Pengujian
           Saat MR dan MS tidak aktif


In
Out
C
D
Q
Q'
0 ke 1 
0  
0 ke 1 
1  
1  


           Saat MR dan MS aktif


In
Out
MR
MS
Q
Q'
1  
0  
1  
0  
0  
1  
0  
1  
1  
1  
-  
-  
0  
0  
1  
1  

     d. Kesimpulan

1.     Jika MR dan MS nya berlainan, maka hasilnya OK.

2.     Jika MR = 1, MS = 1, maka hasilnya tidak terdefenisi.

3.     Jika MR = 0, MS = 0. maka hasilnya dilarang.









          


4. JK Flip - Flop
     a. Teori Singkat

Bekerjanya JK Flip-flop ini serupa caranya seperti Clocked-RS-Flip-flop kecuali dengan input JK = 1 1, input tidak memberikan tanda untuk state tertentu, input selalu membuat output invert.

Simbol :

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEjb9OXlw-ltPAvJANH07JBypTRZDg5UhCEdN78E8UOovIpiwbuAf2xDRyk8z9djA1kCfCJ21W-ftJy0Dedftkmfw_8-g0ykyOY0pqIswfHyE30KOihTJSkYfU6iRjfG0gOtFTs1lHbnyrY/s200/Picture10.png

     b. Rangkaian Pengujian

  • Alat / Bahan : * Papan Bread Board

         * IC SN 7473

         * Capasitor

         * Resistor

         * Dioda LED

         * Kabel

         * Baterai
 

  • Gambar Rangkaian

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEg3D33b5eZ_mA29kX8zKqPu_iEvU4AzG3-GnMwGKpgFE46vGIMxNPXfwioN3DIPES1VmZrKCw7KVE6whNUo_n1lGlfTxo8uuqKAZM8FW7SsbTEiQWAUa4uOFeLHsTcm6ePi4Y1M6M8eA6Q/s320/Picture11.png

 Rangkaian IC :



mishbahulbadri@gmail.com

https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEizx6EyXailQQzE5EdRdTy-WLvS85Oya2RY_1B9F8kZu9bOzmdpQjsRjw5eluHzXT4tnNNrnB_kpnB4fxeVadw-AsrgAcLbKET8DDgBoMLhnuewhynDRdMzjk26DjoRVIRkTtgPKojnGIM/s400/Picture12.png

       c. Hasil Pengujian


In
Out
C
J
K
Q
Q'
 1 ke 0 
0  
0  
-  
-  
1 ke 0 
0  
1  
0  
1  
1 ke 0 
1  
0  
1  
0  
1 ke 0 
1  
1  
1
1  


            NB : sifat ini hanya berlaku jika MS dan MR tidak aktif. Jika ingin diaktifkan lihat tabel di atas.



       d. Kesimpulan

1.     Jika J = 0, K = 0 maka Outputnya tidak berubah.

2.     Jika J = 1, K = 0 maka Q = 1, Q' = 0.

3.     Jika J = 0, K = 1 maka Q = 0, Q' = 1.

4.     Jika R = 0, S = 1 maka Q = 1, Q' =1 (kondisi berlawanan).











        

Komentar

Posting Komentar